74ls138译码器怎么用?

用一块3线-8线译码器74LS138可以组成任何一个三变量输入的逻辑函数,任意一个输入三变量的逻辑函数都可以用一块3线-8线译码器74LS138来实现。

因为任意一个组合逻辑表达式都可以写成标准与或式的形式,即最小项之和的形式,而·块3线-8线译码器74LS138的输出正好是二变量最小项的全部体现。

根据输出表达式,从中可以看出译码器74LS138是一个完全译码器,涵盖了所有三变量输入的最小项,这个特性正是它组成任意一个组合逻辑电路的基础。74ls138还有另一重要应用,可以组成数据分配器。其实在电路在家用电器、自动化控制等方面都有重要的应用。

扩展资料:

工作原理

1、当一个选通端(E1)为高电平,另两个选通端为低电平时,可将地址端(A0、A1、A2)的二进制编码在Y0至Y7对应的输出端以低电平译出。(即输出为Y0至Y7的非)比如:A2A1A0=110时,则Y6输出端输出低电平信号。

2、利用 E1、E2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。

3、若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。

4、可用在8086的译码电路中,扩展内存。

参考资料来源:百度百科-74LS138



~

#15759409798# 怎样将74LS138译码器扩展成24线译码器 - ******
#浦雪# 74ls138是3 - 8线译码器,扩展成24线,用三片74ls138,就能出24线,三片的选择端A连接在一起,B连接在一起,C连接在一起,用三I/O选择.使能端G1接高电平.使能端G2A,G2B(4脚,5脚)连接在一起,再用一片74ls138或74ls139译码器的输出端分别控制24线译码器的三个使能端G2A,G2B.再用2个I/O控制使能选择,即5个I/O就能出24线译码.

#15759409798# 用74LS138设计一个译码电路,分别选4片2864,列出各芯片占的地址空间范围 - ******
#浦雪# 2864的寻址范围是0~8192,74LS138是三八线译码器,分选4片2864,若取前4位译码输出,个芯片的地址空间(假设偏移地址为0x0000)为: 0x0000~0x1FFF; 0x2000~0x3FFF; 0x4000~0x5FFF; 0x6000~0x7FFF.

#15759409798# 用3线—8线译码器(74LS138芯片).四输入与非门实现"三个开关控制一个灯的电路",要求改变任一开关的状态都能控制改变灯的状态(亮或灭). - ******
#浦雪#[答案] 电路如下: 改变任一开关的状态,都能控制改变灯的状态(亮或灭).

#15759409798# 在单片机电路中,74LS138是如何产生片选信号的? - ******
#浦雪# 74LS138 为3 线-8 线译码器, 当一个选通端(E3)为高电平,另两个选通端(E1)和/(E2))为低电平时,可将用单片机3个引脚控制地址端(A0、A1、A2)的二进制编码在一个对应的输出端以低 电平译出.这个低电平就是片选信号

#15759409798# 74LS138译码器和门电路怎么实现逻辑函数Y=AB+ BC +非AB非C - ******
#浦雪#[答案] 用3线-8线译码器和门电路设计组合逻辑电路,使Y=BC+AB …… A0,A1,A2分别对应为A,... 用一片74LS138译码器和一片2-四输入与非门74LS20就可以实现,函数中的Y3,

#15759409798# 用全译码法(使用74LS138译码器),使用Intel2114A? ******
#浦雪# Intel?2114?SRAM的存储容量为1K*4b,2片2114可组合成1K*8b,所以组成一个4K*8b的存储器需要这样的4组组合,即需要8片2114芯片.

#15759409798# 芯片74LS138有什么用? ******
#浦雪# 74HC138:74LS138 为3 线-8 线译码器,共有 54/74S138和 54/74LS138 两种线路结构型式,其74LS138工作原理如下: 当一个选通端(G1)为高电平,另两个选通端(/(G2A)和/(G2B))为 低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出.74LS138的作用: 利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器. 若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器

#15759409798# 用3/8译码器74LS138和门电路构成全加器,写出逻辑表达式,画出电路图, - ******
#浦雪#[答案] 首先得弄清楚全加器的原理,你这里说的应该是设计1位的全加器. 全加器有3个输入端:a,b,ci;有2个输出端:s,co. 与3-8译码器比较,3-8译码器有3个数据输入端:A,B,C;3个使能端;8个输出端,OUT(0-7). 这里可以把3-8译码器的3个数据输入端当...

#15759409798# 如何用集成二进制译码器74LS138和与非门构成全加器 - ******
#浦雪# 我这里建议你使用两片74LS138芯片 一片控制s函数 一片控制C函数 由于每片芯片都有三个使能端,你只要每片都选用一个就行了 其余的使能端接地就行了.关键的地方来,使用第一片芯片用于函数S 那么这片芯片的使能端接1 为什么 自己去想.那么如何去判断要使用进位信号呢 这里你就要使用三个 输入 ABC 请你记住 当只有 三个变量中 有两个或两个以上同时为1时 才进位,也就是说 控制C函数的芯片才被激活 好了 具体咋做 自己去设计了哈 我已经给你了讲够明白的了 在电脑上画图 不好画 你自己去画吧!

#15759409798# 74LS138译码器输出地址 - ******
#浦雪# 000 001 010 011 100 101 110 111

  • 如何应用74ls138实现4—16线译码器
  • 答:级联多个74ls138。将第一个74ls138的输出作为第二个74ls138的输入,直到满足所需的输出数量。每个74ls138的输入端都连接到一个地址线,输出端连接到相应的数据线上。

  • 74LS138怎样译码?
  • 答:4、式(3.3.8)表明时第(1)片74LS138工作而第(2)片74LS138禁止,将的0000~0111这8个代码译成8个低电平信号。而式(3.3.9)表明时,第(2)片74LS138工作,第(1)片74LS138禁止,将的1000~1111这8个代码译成8个低电平信号。这样就用两个3线-8线译码器扩展成一个4线-16线的译码器...

  • 74ls138译码器怎么用?
  • 答:用一块3线-8线译码器74LS138可以组成任何一个三变量输入的逻辑函数,任意一个输入三变量的逻辑函数都可以用一块3线-8线译码器74LS138来实现。因为任意一个组合逻辑表达式都可以写成标准与或式的形式,即最小项之和的形式,而·块3线-8线译码器74LS138的输出正好是二变量最小项的全部体现。根据输出表达...

  • 如何用74ls138译码器实现3位二进制代码?
  • 答:即001,010,100。要用 74ls138译码器来实现,就是把这三个状态,对应74ls138的三个译码输出状态上,即Y1,Y2,Y4,得逻辑函数 Z=Y1+Y2+Y4,变成与非-与非式,就变成了74ls138译码器的三个输出端的状态了。因为,这里不能打出表示非的横线来。逻辑图如下,并分别画出了三个输出为1的状态 ...

  • 数字电路考试题:简要说明74LS138译码器的逻辑功能
  • 答:回答:由图3.3.8可见,74LS138仅有3个地址输入端。如果想对4位二进制代码,只能利用一个附加控制端(当中的一个)作为第四个地址输入端。 取第(1)片74LS138的和作为它的第四个地址输入端(在同一个时间令),取第(2)片的作为它的第四个地址输入端(在同一个时间令),取两片的、、,并将第(1)片的和...

  • 74LS138译码器是怎么使能的?
  • 答:输入端、输出端有小圈的是低电平有效,没有小圈是高电平有效。如 74LS138 译码器,片选端子有3个,是与的关系,S1是高电平有效,S2、S3有小圈,是低电平有效。芯片使能 = S1 S2' S3' 。 输入端 A2、A1、A0 是高电平有效,输出端 Y0 ~ Y7 是低电平有效。上图的逻辑门我用与门的符号,表示 ...

  • 74LS138的功能及例题讲解
  • 答:低电平时,可将地址端(A、B、C)的二进制编码在一个对应的输出端以低 电平译出。利用 G1、/(G2A)和/(G2B)可级联扩展成 24 线译码器;若外接一个反 相器还可级联扩展成 32 线译码器。若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器 用与非门组成的3线-8线译码器74LS138 ...

  • 两片74LS138如何实现八线译码器?
  • 答:上面的两式表明了第1片74LS138工作而第2片74LS138禁止时,将的0000~0111这8个代码译成8个低电平信号;第2片74LS138工作而第1片74LS138禁止时,将的1000~1111这8个代码译成8个低电平信号。这样就用两个3线-8线译码器74LS138扩展成一个4线-16线的译码器了,电路原理图如下图所示:...

  • 如何使用集成译码器74LS138设计一个三人表决器???帮忙画出电路图...
  • 答:或门的输出作为加法器的进位输出。即完成了加法器的设计。回过头来分析:当加法器的输入分别为:a=1,b=0,ci=1时。对应3-8译码器的输入为A=1,B=0,C=1,这是译码器对应的输出为OUT(5)=1,其余的为0,根据上面设计的连接关系,s=0,co=1,满足全加器的功能,举其他的例子也一样,所以,设计...

  • 74LS138的三个使能端如何控制译码器的工作状态?
  • 答:利用 E1、E2和E3可级联扩展成 24 线译码器;若外接一个反相器还可级联扩展成 32 线译码器。若将选通端中的一个作为数据输入端时,74LS138还可作数据分配器。可用在8086的译码电路中,扩展内存。无论从逻辑图还是功能表我们都可以看到74LS138的八个输出引脚,任何时刻要么全为高电平1—芯片处于不工作...

    为传递更多家电数码信息,若有事情请联系
    数码大全网